基于FPGA的FOR循环并行CRC流水线算法

时间:2017-06-05来源:网络

通过研究通用串行循环冗余校验(CRC)编码技术并在此基础上,利用等式代换或矩阵变换等方法推导出通用并行CRC编码电路结构。根据传统的并行CRC编码方法,发现在高速数据传输校验中,需要大量的人为计算量,由于计算量大,容易产生一些计算错误。于是在传统的串行CRC编码的思想基础上,利用FOR循环语句与流水线技术相结合,提出基于FPGA的FOR循环并行CRC流水线算法。

基于FPGA的FOR循环并行CRC流水线算法.pdf

关键词: 循环冗余校验 流水线技术 FPGA

加入微信
获取电子行业最新资讯
搜索微信公众号:EEPW

或用微信扫描左侧二维码

相关文章

查看电脑版