高性能∑-ΔADC-MAX1403的原理及应用

时间:2012-02-25来源:网络
OLOR: rgb(0,0,0); TEXT-INDENT: 2em; PADDING-TOP: 0px; WHITE-SPACE: normal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); orphans: 2; widows: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">  CS:片选输入引脚。低电平有效。当CS为低电平时,允许芯片工作在三线接口模式,并能选择串行接口上的多个器件或作为帧同步信号。

  RESET:复位输入引脚。低电平有效。当RESET为低电平时,能使控制逻辑、接口逻辑、数字滤波器和模拟调制器在上电后复位;RESET为高电平时,退出复位。

  DS1:辅助数字输入位1的数字输入引脚;

  DS0:辅助数据输入位0的数字输入引脚;

  OUT2:传感器激励电流源2;

  OUT1:传感器激励电流源1;

  AGND:模拟地。为模拟电路的参考点;

  V+:模拟正电源电压输入引脚,选择范围为+2.7V~+3.6V;

  AIN1~AIN6:分别为模拟输入通道1~6脚;

  CALGAIN-:增益校正负输入引脚;

  CALGAIN+:增益校正正输入引脚;

  REFIN-:差动参考负输入引脚;

  REFIN+:差动参考正输入引脚;

  CALOFF-:失调校正负输入引脚;

  CALOFF+:失调校正正输入引脚;

  DGND:数字地引脚。为数字电路参考点;

  VDD:数字电源电压输入引脚。范围在+2.7V~+3.6V之间;

  INT:中断输出引脚;

  DOUT:串行数据输出引脚;

  DIN:串行数据输入引脚;

  SCLK:串行时钟输入引脚;

1 2 3 4 5

关键词: 高性能 ∑-ΔADC MAX1403

加入微信
获取电子行业最新资讯
搜索微信公众号:EEPW

或用微信扫描左侧二维码

相关文章

查看电脑版